AD9543 di ADI è un circuito ad aggancio di fase (PLL) digitale a quattro ingressi e dieci uscite di clock che riduce il jitter di temporizzazione associato ai riferimenti esterni. Il ciclo a controllo digitale e la circuiteria di mantenimento generano in continuo un segnale di uscita a basso jitter, anche quando tutti gli ingressi di riferimento sono assenti. Il doppio DPLL del dispositivo sincronizza i clock di strato fisico da 2 kHz a 750 MHz fornendo traslazione della frequenza con l'eliminazione del jitter dei riferimenti rumorosi. AD9543 è disponibile in contenitore LFCSP a 48 conduttori (7 × 7 mm) e opera nell'intervallo di temperatura da -40 a +85 °C. Questo dispositivo è conforme con ITU-T G.8262 e Telcordia GR-253 e supporta Telcordia GR-1244, ITU-T G.812, G.813, G.823, G.824, G.825 e G.8273.2. AD9543 è ideale per stazioni base e Carrier Ethernet.

| Caratteristiche |
|
|
- Ingresso: differenziale o terminazione singola
- Uscita: CML, HCSL, LVDS o terminazione singola
- Frequenza: 2,4 GHz
|
|
- Tensione di alimentazione: 1,71 ~ 3,465 V
- Intervallo temperatura di funzionamento: -40 ~ +85 °C
- Contenitore/involucro: 48-LFCSP (7 x 7 mm)
|
| Applicazioni |
|
|
- Carrier Ethernet
- Sincronizzazione ed eliminazione del jitter PTP (IEEE 1588) e SyncE
- Rete di trasporto ottico (OTN)
- Clock per stazioni base
|
|
- Banda base e radio
- Mantenimento Stratum 2, Stratum 3e e Stratum 3
- Supporto JESD204B
- Infrastruttura cavi
|